若用74ls161 4位二进制加计数器实现六进制计数器,可在实验过程中发现只能实现四进制?解释其现-欧洲杯买球app

若用74ls161 4位二进制加计数器实现六进制计数器,可在实验过程中发现只能实现四进制?解释其现

m.anhuilife.com    2024-01-27
首先需要阅读者自己看着74ls161的图一边看下面的解释(本人暂时不方便没图)
制作六进制的连接图:在四个输出端(分别由低位到高位,是q0 q1 q2 q3)中,q0与q2输出端通入一个与非门,输入置数端pe(低电平触发),四个置数端d0 d1 d2 d3全部接地(也就是四个0),功能就达到:当从0101(5)再次记一次数的话,触发异步置数功能,置数为0000,达到六进制功能
在过程中,由于从0011(3)计数到0100(4)过程,q0的1下降到0前,q2就从0上升到1,那么这个瞬间就会触发q0 q2连接的与非门,进行置数功能,所以这就是这两个电平的冒险竞争现象。
现象就是,有时候你在计数过程,有时候只能数到3然后就清零了(也就是4进制),达不到你想要的数到5后再清零(目标的6进制)

请问您的问题解决了吗。我遇到了同样问题

上传电路图

15044689625&&若用74ls161 4位二进制加计数器实现六进制计数器,可在实验过程中发现只能实现四进制?解释其现 - 》》》 首先需要阅读者自己看着74ls161的图一边看下面的解释(本人暂时不方便没图) 制作六进制的连接图:在四个输出端(分别由低位到高位,是q0 q1 q2 q3)中,q0与q2输出端通入一个与非门,输入置数端pe(低电平触发),四个置数端d0...

15044689625&&二进制同步加法计数器74ls161可以用同步置数法或者异步清零法构成... 》》》 ls161的11脚(q3)和13脚(q1)接到ls20的其中一个与非门的两个输入端,ls20是双4输入与非门,也就是一个与非门有四个输入端,所以另外两个输入端应该接高电平,然后把这个与非门的输出端接到ls161的cr非端(1脚).输出就是一个十进制计数器了,计到10会自动清零.

15044689625&&如何利用74ls161完成8421bcd计数器 - 》》》 74ls161是四位二进制计数器,即是16进制的计数器.所谓的8421bcd计数器,就是十进制数器,将74ls161改成十进制计数器可以用反馈清0法和反馈置数法. 见下图的两个方法,接法稍有不同.数码管你不用画,这是为 了显示仿真效果的.

15044689625&&通过级联方法,把三片4位二进制计数器74ls161连接成为多位二进制计... 》》》 74ls10 三3输入与门 74ls224 不详 74ls161 4位二进制同步计数器 74ls00 四2输入法与非门 74ls74 双上升沿d触发器 74ls04 六反相器 如果确定只能使用以上器件,其电路会很复杂,没有人会愿意帮你. 6分钟的数字秒表,分1位,秒两位,秒小数点后两位共计五位数字,要求七段数码显示器、十进行制器数器各五套,0.01秒信号发生器,抗抖动触发器.

网站地图